某计算机有四级中断,优先级从高到低为1→2→3→4。假定将优先级顺序改为1→3→4→2,试问各级中断屏蔽字是什么?设四个中断源同时提出中断请求,试说明处理该多重中断的过程。(设1:表示屏蔽)
某计算机有四级中断,优先级从高到低为1→2→3→4。假定将优先级顺序改为1→3→4→2,试问各级中断屏蔽字是什么?设四个中断源同时提出中断请求,试说明处理该多重中断的过程。(设1:表示屏蔽)
参考答案和解析
B 由3级中断的屏蔽字可知,它屏蔽所有中断,故优先级最高;2级中断屏蔽除3之外的所有中断,优先级次之,依此类推,故选B。
相关考题:
某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0,Mi表示对Li级中断进行屏蔽。若中断响应优先级从高到低顺序是L0→L1→L2→L3→L4,且要求中断处理优先级从高到低的顺序是L4→L0→L2→L1→L3,则L1的中断处理程序中设置中断屏蔽字是() A、11110B、01101C、00011D、01010
● 以下关于计算机系统中断概念的叙述中,正确的是 (3) 。(3)A. 由I/O 设备提出的中断请求和电源掉电都是可屏蔽中断B. 由I/O 设备提出的中断请求和电源掉电都是不可屏蔽中断C. 由I/O 设备提出的中断请求是可屏蔽中断,电源掉电是不可屏蔽中断D. 由I/O 设备提出的中断请求是不可屏蔽中断,电源掉电是可屏蔽中断
8259A中断控制器的操作命令字OCW1用来设置8259A内部中断屏蔽寄存器IMR中的各位,当IMR设置为00000100时,被屏蔽的中断请求是A.IRQ2B.IRQ3C.IRQ4D.IRQ6
阅读以下关于中断的叙述,回答问题1至问题3,将答案填入对应栏内。【说明】某计算机中断系统有4级中断I1,I2,I3和I4,中断响应的优先次序为I1→I2→I3→I4,即先响应I1,冉响应I2,……,最后响应I4。每级中断对应一个屏蔽码,屏蔽码中某位为“1”表示禁止中断(关中断),若为“0”则表示允许中断(开中断)。各级中断处理程序与屏蔽码的关系如表3-1所示。若ti时刻I1、I2和I4级同时产生中断,在各中断处理完成后,tj(ti<tj)时刻发出I3级中断申请,CPU为I3服务时,I1级发出请求,在CPU为I1服务时,I2级发出请求。请参照图3-1所示的格式,画出CPU的运行轨迹。
若计算机系统有五级中断,预先安排的优先级从高到低为1→2→3→4→5。在操作过程中利用屏蔽技术,处理中断4时屏蔽3,5级中断,则在响应中断时从高到低的顺序是( )。A.1→2→3→4→5B.1→2→4→3→5C.1→2→3→5→4D.1→4→2→3→5
以下关于计算机系统中断概念的叙述中,正确的是(3)。A.由I/O设备提出的中断请求和电源掉电都是可屏蔽中断B.由I/O设备提出的中断请求和电源掉电都是不可屏蔽中断C.由I/O设备提出的中断请求是可屏敝中断,电源掉电是不可屏蔽中断D.由I/O设备提出的中断请求是不可屏蔽中断,电源掉电是可屏蔽中断
外部中断系统的基本结构如下图所示,由底层的中断请求到后续的CPU响应,关于该过程,以下描述中不正确的是 (30)。A.中断请求会记录在中断请求寄存器的对应位B.中断屏蔽寄存器用来配置是否进行对应位的中断屏蔽C.从中断请求信号中即可判别出是哪个外部中断源产生的中断D.判优线路根据每个中断的优先级,选择一个最高优先级的中断源进行响应
试题三(共 20 分)阅读以下关于中断的叙述,回答问题 1 至问题 3,将答案填入答题纸的对应栏内。【说明】某计算机中断系统有 4级中断 I1,I2,I3 和I4,中断响应的优先次序为 I1→I2→I3→I4,即先响应 I1,再响应 I2,……,最后响应 I4。每级中断对应一个屏蔽码,屏蔽码中某位为“1”表示禁止中断(关中断) ,若为“0”则表示允许中断(开中断) 。各级中断处理程序与屏蔽码的关系如表 3-1 所示。【问题 1】 (6 分)若ti 时刻I1、I2 和 I4 级同时产生中断,在各中断处理完成后,tj(titj)时刻发出 I3 级中断申请,CPU 为 I3 服务时,I1 级发出请求,在 CPU 为 I1 服务时,I2 级发出请求。请参照图 3-1 所示的格式,画出CPU的运行轨迹。【问题 2】 (8 分)若将中断优先次序设置为 I1→I4→I3→I2,即先响应 I1,再响应 I4,……,最后响应 I2。请重新设置各级的屏蔽码,填写表 3-2。【问题 3】 (6 分)设中断优先次序为 I1→I4→I3→I2。若 ti 时刻 I1、I2 和 I4 级同时产生中断,在各中断处理完成后,tj(titj)时刻发出 I3 级中断申请,CPU为 I3服务时,I1级发出请求,在 CPU为 I1 服务时,I2 级发出请求。请画出这种情况下 CPU的运行轨迹。
关于中断和DMA,下列说法正确的是()。A.DMA请求和中断请求同时发生时,响应DMA请求B.DMA请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应C.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低D.如果不开中断,所有中断请求就不能响应
假设有4个中断源A、B、C、D,硬件排队后,中断优先级从高到低依次为A→B→C→D。现在需要将4个中断源得到CPU响应的次序更改为C→A→D→B,写出各个中断源的中断服务程序中应该设置的中断屏字。
如外设A1、A2、A3、A4、A5按完全嵌套优先级排列规则,外设A1的优先级最高,A5最低。若中断请求的次序如下所示,试给出各外设的中断处理程序的次序。(假设所有的中断处理程序开始后就有STI指令) (1)外设A3和A4同时发出中断请求; (2)在外设A3的中断处理中,外设A1发出中断请求; (3)在外设A1的中断处理未完成前,发出EOI结束命令,外设A5发出中断请求
问答题假设有4个中断源A、B、C、D,硬件排队后,中断优先级从高到低依次为A→B→C→D。现在需要将4个中断源得到CPU响应的次序更改为C→A→D→B,写出各个中断源的中断服务程序中应该设置的中断屏字。