以下关于DMA控制器和CPU关系的叙述中,错误的是()。A.DMA控制器和CPU都可以作为总线的主控设备B.DMA控制器和CPU都要使用总线时,CPU优先级更高C.CPU可通过执行I/O指令来访问DMA控制器中的I/O端口D.CPU可通过执行I/O指令来使DMA控制器启动外设工作
以下关于DMA控制器和CPU关系的叙述中,错误的是()。
A.DMA控制器和CPU都可以作为总线的主控设备
B.DMA控制器和CPU都要使用总线时,CPU优先级更高
C.CPU可通过执行I/O指令来访问DMA控制器中的I/O端口
D.CPU可通过执行I/O指令来使DMA控制器启动外设工作
参考答案和解析
B
相关考题:
下列关于CPU对外部设备的直接内存存取(DMA)控制方式叙述中,哪个是错误的?A. DMA方式用于高速外部设备与内存之间批量数据的传输B.当本次DMA传送数据的开始时,产生中断,请求CPU进行处理C.DMA方式无须CPU干预D.DMA采取窃取总线控制权的方法占用总线
试题(16)以下关于在I/O设备与主机间交换数据的叙述中,错误的是(16)。(16)A.中断方式下,CPU需要执行程序来实现数据传送B.中断方式和DMA方式下,CPU与I/O设备都可同步工作C.中断方式和DMA方式相比,快速I/O设备更适合采用中断方式传递数据D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求
关于在I/O设备与主机间交换数据的叙述,“(4)”是错误的。A.中断方式下,CPU需要执行程序来实现数据传送任务B.中断方式和DMA方式下,CPU与I/O设备都可同步工作C.中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求
以下关于CPU的叙述中,错误的是(2)。A.CPU产生每条指令的操作信号并将操作信号送往相应的部件进行 以下关于CPU的叙述中,错误的是(2)。A.CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制B.程序计数器PC除了存放指令地址,也可以临时存储算术/逻辑运算结果C.CPU中的控制器决定计算机运行过程的自动化D.指令译码器是CPU控制器中的部件
以下关于CPU与I/O设备交换数据时所用控制方式的叙述中,错误的是( )。A.程序查询方式下交换数据不占用CPU时间 B.中断方式下CPU与外设可并行工作 C.中断方式下CPU不需要主动查询和等待外设 D.DMA方式下不需要CPU执行程序传送数据
● 下面关于在I/O 设备与主机间交换数据的叙述, (4) 是错误的。(4)A. 中断方式下,CPU 需要执行程序来实现数据传送任务B. 中断方式和DMA 方式下,CPU 与I/O 设备都可同步工作C. 中断方式和DMA 方式中,快速I/O 设备更适合采用中断方式传递数据D. 若同时接到DMA 请求和中断请求,CPU 优先响应DMA 请求
下列关于CPU对外部设备的直接存取(DMA)控制方式的叙述中,错误的是A.DMA方式用于高速外部设备与内存之间批量数据的传输B.当本次DMA传送的数据开始时,产生中断,请求CPU进行处理C.DMA方式无需CPU干预D.DMA采用窃取总线控制权的方法占用总线
以下关于直接存储器访问(DMA)的叙述中,错误的是( )。A.DMA是一种快速传递大数据的技术B.DMA将传输的数据从一个地址空间复制到另一个地址空间C.DMA数据传送过程中,由CPU和DMA控制器共同控制D.在DMA控制器控制下,主存和外设之间直接交换数据
以下关于CPU的叙述中,错误的是( )。A.CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制B.程序控制器PC除了存放指令地址,也可以临时存储算术/逻辑运算结果C.CPU中的控制器决定计算机运行过程的自动化D.指令译码器是CPU控制器中的部件
以下几个步骤是DMA控制过程的主要节点,请选出正确的DMA控制流程(请求信号HRQ)为() (1)CPU让出总线控制权(响应信号HLDA) (2)DMA控制器向CPU请求总线使用权 (3)MA控制器控制总线,发总线命令、传送数据 (4)DMA总线控制器归还总线控制权 (5)CPU重新获取总线控制权A、 (2),(1),(3),(4);B、 (1),(2),(3),(4);C、 (3),(1),(4),(2);D、 (3),(4),(1),(2);
关于在I/O设备与主机间交换数据的叙述,()是错误的。A、中断方式下,CPU需要执行程序来实现数据传送任务B、中断方式和DMA方式下,CPU与I/O设备都可并行工作C、中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据D、若同时接到DMA请求和中断请求,CPU优先响应DMA请求
在下面有关DMA概念的叙述中,正确的是()。A、当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的B、DMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C、因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预D、CPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应
下面是关于ARM嵌入式芯片中的DMA控制器的叙述,其中错误的是()。A、DMA控制器即为直接存储器访问控制器B、使用DMA控制器可将数据块在外设与内存之间直接传输而不需CPU的参与,因而可显著降低处理器的负荷C、ARM嵌入式芯片中的DMA控制器挂在AMBA的外围总线(APB)上D、DMA控制器工作时所需的时钟由ARM嵌入式芯片中的电源管理与时钟控制器组件提供
下面是关于基于ARM内核的嵌入式芯片中的DMA控制器的叙述,其中错误的是()A、DMA是指直接存储器访问B、嵌入式系统通过使用DMA控制器可降低处理器内核在数据传输操作中的负担C、ARM处理器中的DMA控制器与AMBA的系统总线部分相连D、ARM处理芯片中的串行通信接口、USB接口等,只能通过DMA控制器控制其数据传输而不能由ARM内核控制
下列关于DMA描述不正确的是()A、内存可以被CPU访问,也可以被DMA控制器访问B、DMA可以和CPU并行工作C、DMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D、数据的输入和输出需要经过CPU,再由DMA控制器访问内存
单选题下列关于DMA描述不正确的是()A内存可以被CPU访问,也可以被DMA控制器访问BDMA可以和CPU并行工作CDMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D数据的输入和输出需要经过CPU,再由DMA控制器访问内存
单选题关于在I/O设备与主机间交换数据的叙述,()是错误的。A中断方式下,CPU需要执行程序来实现数据传送任务B中断方式和DMA方式下,CPU与I/O设备都可并行工作C中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据D若同时接到DMA请求和中断请求,CPU优先响应DMA请求
单选题在下面有关DMA概念的叙述中,正确的是()。A当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的BDMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预DCPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应
单选题下面是关于ARM嵌入式芯片中的DMA控制器的叙述,其中错误的是()。ADMA控制器即为直接存储器访问控制器B使用DMA控制器可将数据块在外设与内存之间直接传输而不需CPU的参与,因而可显著降低处理器的负荷CARM嵌入式芯片中的DMA控制器挂在AMBA的外围总线(APB)上DDMA控制器工作时所需的时钟由ARM嵌入式芯片中的电源管理与时钟控制器组件提供