为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了DMA或通道方式的瓶颈问题,在设备管理中引入了()。
为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了DMA或通道方式的瓶颈问题,在设备管理中引入了()。
相关考题:
●下列对通道的描述中,错误的是 (57) 。(57) A.通道并未分担CPU对输入输出操作的控制B.通道减少了外设向CPU请求中断的次数C.通道提高了CPU的运行效率D.通道实现了CPU与外设之间的并行执行
配置高速缓冲存储器(Cache)是为了解决A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题
配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
在计算机硬件系统中,配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题
配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之问速度不匹配问题
在CPU中配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
配置调整缓冲存储器(Cache)是为了解决()A、内存与辅存储器之间速度不匹配的问题B、CPU与辅存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题
在CPU中配置高速缓冲存储器(Cache)是为了解决()。A、内存与辅助存储器之间速度不匹配的问题B、CPU与辅助存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题
微型计算机配置高速缓冲存储器是为了解决()A、主机与外设之间速度不匹配问题B、CPU与辅助存储器之间速度不匹配问题C、内存储器与辅助存储器之间速度不匹配问题D、CPU与内存储器之间速度不匹配问题
下述有关“中断”的描述中不正确的是()。A、外设请求中断后,CPU等待当前当前基本操作完成后,才响应中断B、响应中断前,CPU会将当前程序计数器的值及CPU的状态保存起来C、不同外设使用的中断处理程序是相同的D、中断时CPU根据中断号或中断向量找到中断处理程序的入口
为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了DMA或通道方式的瓶颈问题,在设备管理中引入了()。A、虚拟存储器B、缓冲器C、外存储器D、以上均不对