位于CPU和主存DRAM之间、容量较小但速度很快的存储器称为【 】。

位于CPU和主存DRAM之间、容量较小但速度很快的存储器称为【 】。


相关考题:

主存和CPU之间增加高速缓冲存储器的目的是()。 A、解决CPU和主存之间的速度匹配问题;B、扩大主存容量;C、既扩大主存容量,又提高了存取速度;D、扩大辅存容量。

高速缓冲存储器Cache是位于CPU和主存DRAM之间的小容量高速存储器,其采用的是______类型存储器。

主存储器和CPU之间增加Cache的目的是________。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU中通用寄存器的数量D.既扩大主存容量又扩大CPU通用寄存器数量

高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

高速缓冲存储器Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

主存储器和CPU之间增加Cache的目的是( )。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器容量C.扩大CPU中通用寄存器的数量D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

主存储器和CPU之间增加Cache的目的是()。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU中通用寄存器的数量D.既扩大主存容量又扩大CPU通用寄存器数量

32、主存和CPU之间增加高速缓冲存储器的目的是()A.解决CPU和主存之间的速度不匹配问题B.扩大主存容量C.既扩大主存容量,又提高存取速度D.仅为提高存取速度

主存和CPU之间增加高速缓冲存储器的目的是______A.解决CPU和主存之间的速度匹配问题B.既扩大主存容量,又提高了存取速度C.扩大主存容量D.扩大辅存容量