PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是()。A.GPDRB.GPSRC.GFERD.GAFR

PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是()。

A.GPDR

B.GPSR

C.GFER

D.GAFR


相关考题:

GPIO模块中要让引脚方向为输出应该向FIODIR寄存器写入什么:() A、1B、0C、0xFFD、0x55

GPIO模块中要屏蔽某些引脚的功能,要访问下列哪一个寄存器:()。 A.FIODIRB.FIOCLRC.FIOSETD.FIOMASK

GPIO模块中要让引脚输出高电平应该向FIOSET寄存器写入什么:()。 A.1B.0C.0xFFD.0x55

嵌入式系统的GPIO接口引脚数量较多,PXA270有()个GPIO管脚。A、71B、117C、84D、120

下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是()。A.GPIO端口有GPA/GPB/GPC/GPD共4个并行I/O接口B.GPIO端口的多个并行I/O接口中,有的接口的功能是单一的,有的接口的功能是复用的C.GPIO端口的每个并行I/O接口都有控制寄存器、数据寄存器以及上拉寄存器D.GPIO端口属于芯片内部的低带宽组件

下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是:()。A.GPIO端口有GPA/GPB/GPC/GPD/GPE/GPF/GPG/GPH多个并行I/O接口B.GPIO端口中有的I/O接口的功能是复用的,例如可以作为外部中断C.GPIO端口中的每个并行I/O接口中的上拉寄存器决定该接口引脚是否要被内部上拉D.GPIO端口属于芯片内部的高带宽组件

MSP432P401R 复位后,所有GPIO引脚为输入模式,用作输入时可不用配置 PxDIR 寄存器

1.GPIO工作于普通输出模式时,则该引脚的输出来自于GPIO的输出数据寄存器(ODR)。()

某一引脚配置为GPIO模式,且设置为推挽输出,当其输出寄存器对应的位设置为1时,该引脚输出高电平。