8086CPU可屏蔽中断INTR为()时,CPU获得中断请求.A.L电平B.H电平C.上升沿触发D.下降沿触发
8086CPU可屏蔽中断INTR为()时,CPU获得中断请求.
A.L电平
B.H电平
C.上升沿触发
D.下降沿触发
B.H电平
C.上升沿触发
D.下降沿触发
参考解析
解析:
相关考题:
8086CPU处理硬件可屏蔽中断的特点是A.需要CPU干预B.响应中断时,CPU仍然控制系统总线C.只有标志寄存器的IF位为1,才能响应D.只要有中断请求信号,CPU就必须响应E.中断类型码由中断指令提供
在80x86中可屏蔽中断请求被CPU响应的条件是()。A、INTR引脚有中断请求,NMI引脚没有中断请求,系统没有DMA请求B、CPU当前指令执行完毕C、中断允许标志IF=1D、以上条件都包括
8086CPU的INTR脚和INTA脚的功能是()A、可屏蔽中断请求信号,中断响应信号B、不可屏蔽中断请求信号,中断响应信号C、不可屏蔽中断请求信号,地址锁存信号D、可屏蔽中断请求信号,地址锁存信号
8086CPU,若NMI、除法中断和INTR同时产生,则CPU执行完当前指令后对中断请求的检测顺序为()。A、NMI、除法中断、INTRB、NMI、INTR、除法中断C、INTR、除法中断、NMID、除法中断、NMI、INTR
单选题8088/8086CPU响应一个可屏蔽硬件中断的条件是()。AIF=0,INTR=0BIF=0,INTR=1CIF=1,INTR=0DIF=1,INTR=1