●假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得加速比Sp为 (1) 。(1) A.3.57B.5C.4.21D.5.17

●假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得加速比Sp为 (1) 。

(1) A.3.57

B.5

C.4.21

D.5.17


相关考题:

共用题干题某计算机的Cache采用相联映像,Cache容量为16KB,每块8个字,每个字32位,并且将Cache中每4块分为一组。若主存最大容量为4GB且按字节编址,则主存地址应为(1)位,组号应为(2)位。若Cache的命中率为0.95,且Cache的速度是主存的5倍,那么与不采用Cache相比较,采用Cache后速度大致提高到(3)倍。空白(1)处应选择()A.24B.32C.36D.40

假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得加速比Sp为(1)。A.3.57B.4.21C.2.64D.5.17

假设高速缓存Cache的工作速度为主存的6倍,且Cache被访问的概率为90%,则采用Cache后,能使整个存储系统获得加速比SP为(68)。A.3B.4C.5D.6

在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

假设CPU执行某段程序时,共访问Cache命中1000次,访问主存20次。已知Cache的存取周期是20ns,主存的存取周期为100ns。则Cache-主存系统的命中率和平均访问时间分别为A.0.9804,21.568nsB.0.9800,21.568nsC.0.9800,21.600nsD.0.9800,21.600ns

1、假设CPU执行某段程序时,共访问Cache2500次,访问主存50次,已知Cache的存取周期为50ns,主存的存取周期为200ns。Cache-主存系统的命中率为()。A.0.02B.0.94C.0.98D.0.96

若cache存取时间为2ns,主存存取时间为50ns,cache命中率为98%,则Cache-主存层次平均访问时间为()ns。

某Cache采用全相联映射,且此Cache有16块,每块8个字,主存容量为216个字(按字寻址),Cache开始为空。若程序首先访问主存单元20、21、22、...、44、45,然后重复访问主存单元28、29、30、...、44、45四次(假设当没有命中Cache时,会将主存对应块一次全部读入Cache中,且第一块从0开始计数),则Cache的命中率约为()A.95%B.96%C.97%D.98%

16、有一主存-cache层次的存储器,主存容量为1MB,cache容量为16KB,每字块有8个字,每字32位。采用直接地址映射方式,若主存地址为35301H,且CPU访问cache命中,则在cache的第_______字块中。(cache的起始字块为第0字块)A.152B.153C.154D.155