一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲后的值是()A、1100B、0100C、1101D、0101

一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲后的值是()

  • A、1100
  • B、0100
  • C、1101
  • D、0101

相关考题:

● 一个4位的二进制计数器,由 0000 状态开始,经过25 个时钟脉冲后,该计数 器的状态为 (24 ) 。(24 )A. 1100 B. 1000 C. 1001 D. 1010

一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为___。

一个5位的二进制加法计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为()。 A、111B、1010C、1100D、1011

一个四位二进制加法计数器,初始状态为0000经过2015个时钟脉冲后,此计数器的状态为()

一个4位的二进制计数器,由0000状态开始,经过25个时钟脉冲后,该计数器的状态为(24)。A.1100B.1000C.1001D.1010

A.同步二进制加法计数器B.同步四进制加法计数器C.同步三进制计数器D.同步三进制减法计数器

使用四位二进制补码运算,7-4=?的运算式是:A. 0111 + 1011 = ?B. 1001+0110 = ?C. 1001 + 1100 = ?D. 0111 + 1100 = ?

A.同步二进制加法计数器B.同步二进制减法计数器C.异步二进制减法计数器D.异步二进制加法计数器

图示电路的逻辑功能为(  )。A. 四位二进制加法器B. 四位二进制减法器C. 四位二进制加/减法器D. 四位二进制比较器

设集成十进制加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为()A.0000B.0100C.0101D.1001

预置式十进制减法计数器,预置初始值为1001,当输入第六个计数脉冲后,其输出状态为()A、0101B、0110C、0011D、1010

十进制加法计算器现时的内容为0010,经过3个时钟脉冲的作用后,其内容为()。A、1001B、0101C、0010D、0100

四位异步二进制减法计数器,先清零,2个脉冲后输出状态为()A、1110B、0010C、1011D、0001

使用四位二进制补码运算,7-4=?的运算式是:()A、0111+1011=?B、1001+0110=?C、1001+1100=?D、0111+1100=?

目前广泛使用由一个四位二进制计数器组成一位十进制计数器,十进制数只能用“8421”码来编排。

74LS161是()二进制计数器。A、同步两位B、异步两位C、同步四位D、异步四位

异步计数器的特点是()A、异步计数器中的触发器没有一个共同的时钟脉冲B、异步计数器不需要时钟脉冲C、异步计数器的触发器共用一个时钟脉D、异步计数器只能做减法计数器

计数器按计数工作方式分为()。A、同步计数器和异步计数器B、二进制计数器和非二进制计数器C、加法计数器和减法计数器D、扭环形计数器和环形计数器

当8253定时器0的时钟脉冲为1MHz时,其二进制计数器的最大定时时间为()A、65.535msB、65.536msC、131.71msD、131.72ms

定时/计数器作为定时器是对()时钟脉冲的计数实现的,作为计数器是对()时钟脉冲的计数实现的。

若4位同步二进制加法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容为()。A、0111B、0110C、1000D、0011

已知时钟脉冲频率f,要得到频率为0.2f的矩形波,可采用()A、555定时器B、5位二进制计数器C、五进制计数器D、5位扭环形计数器

单选题预置式十进制减法计数器,预置初始值为1001,当输入第六个计数脉冲后,其输出状态为()A0101B0110C0011D1010

单选题使用四位二进制补码运算,7-4=?的运算式是:()A0111+1011=?B1001+0110=?C1001+1100=?D0111+1100=?

单选题四位异步二进制减法计数器,先清零,2个脉冲后输出状态为()A1110B0010C1011D0001

单选题使用四位二进制补码运算,7—4=?的运算式是( )A0111+1011=?B1001+0110=?C1001+1100=?D0111+1100=?

单选题若4位同步二进制加法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容为()。A0111B0110C1000D0011