单选题为了传递信息,CPU与存储器之间的连接需要()。A地址、数据、控制三组总线B只需一组总线,分时传送地址、数据和控制信息C需两组总线,数据和地址合用一组总线,分时传送数据和地址D需两组总线,数据和控制合用一组总线,分时传送数据和控制信息

单选题
为了传递信息,CPU与存储器之间的连接需要()。
A

地址、数据、控制三组总线

B

只需一组总线,分时传送地址、数据和控制信息

C

需两组总线,数据和地址合用一组总线,分时传送数据和地址

D

需两组总线,数据和控制合用一组总线,分时传送数据和控制信息


参考解析

解析: 暂无解析

相关考题:

为了缓解CPU与主存储器之间速度不匹配的问题,通常在CPU与内存之间增设() A.内存B.CacheC.虚拟存储器D.流水线

配置高速缓冲存储器(Cache)是为了解决A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题

高速缓冲存储器(Cache)是为了解决( )之间速度不匹配的问题。A.内存与外存B.CPU与内存C.CPU与外存D.主机与外部设备

高速缓冲存储器是为了解决A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题

配置高速缓冲存储器(Cache)是为了解决什么问题? 配置高速缓冲存储器(Cache)是为了解决()A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存器之间速度不匹配问题D.主机与外存之间速度不匹配问题

配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

高速缓冲存储器(Cache)是为了解决______。A.外存储器与内存储器之间速度不匹配的问题B.主存储器与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.CPU与外存储器之间速度不匹配的问题

在CPU中配置高速缓冲器(Cache)是为了解决______。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

在计算机硬件系统中,配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题

微型计算机配置高速缓冲存储器是为了解决______。A.主机与外设之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.内存储器与辅助存储器之间速度不匹配问题D.CPU与内存储器之间速度不匹配问题

配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之问速度不匹配问题

在CPU中配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

存储器与CPU之间连接时,下列各项中应考虑的是A.数据线的连接B.CPU的时序应与存储器的存取速度相互配合C.合理分配内存地址空间D.存储芯片片选线的连接E.CPU内部总线的宽度

在CPU中配置高速缓冲器(Cache)是为了解决A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

接口是连接()间电路的的总称。A、CPU与外设B、CPU与打印机C、CPU与存储器D、外设与存储器

配置调整缓冲存储器(Cache)是为了解决()A、内存与辅存储器之间速度不匹配的问题B、CPU与辅存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题

存储器与CPU之间的连接有()、()和()3组连接线。

为了缓解CPU与主存储器之间速度不匹配的问题,通常在CPU与内存之间增设()A、内存B、CacheC、虚拟存储器D、流水线

为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了解决DMA或通道方式的瓶颈问题,在设备管理中引入了()。A、虚拟存储器B、缓冲器C、外存储器

在CPU中配置高速缓冲存储器(Cache)是为了解决()。A、内存与辅助存储器之间速度不匹配的问题B、CPU与辅助存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题

ADC080与9CPU相连接时,其模拟输入通道的地址由CPU提供。为了确保它对输入信号的可靠转换,需要在它们之间加上什么东西?

为了协调CPU与RAM之间的速度差间距,在CPU芯片中又集成了高速缓冲存储器。

微型计算机配置高速缓冲存储器是为了解决()A、主机与外设之间速度不匹配问题B、CPU与辅助存储器之间速度不匹配问题C、内存储器与辅助存储器之间速度不匹配问题D、CPU与内存储器之间速度不匹配问题

CPU的二级缓存的作用是()。A、CPU与主存储器之间数据传输的缓冲B、主存储器与外部存储器之间数据传输的缓冲C、CPU与外部存储器之间数据传输的缓冲D、系统总线与外部存储器之间数据传输的缓冲

配置高速缓冲存储器(Cache)是为了解决()问题。A、内存与辅助内存之间速度不匹配B、CPU与辅助内存之间速度不匹配C、CPU与内存储器之间速度不匹配D、主机与外设之间速度不匹配

为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了DMA或通道方式的瓶颈问题,在设备管理中引入了()。A、虚拟存储器B、缓冲器C、外存储器D、以上均不对

单选题为了传递信息,CPU与存储器之间的连接需要()。A地址、数据、控制三组总线B只需一组总线,分时传送地址、数据和控制信息C需两组总线,数据和地址合用一组总线,分时传送数据和地址D需两组总线,数据和控制合用一组总线,分时传送数据和控制信息

单选题在CPU中配置高速缓冲存储器(Cache)是为了解决()。A内存与辅助存储器之间速度不匹配的问题BCPU与辅助存储器之间速度不匹配的问题CCPU与内存储器之间速度不匹配的问题D主机与外设之间速度不匹配的问题