单选题为了传递信息,CPU与存储器之间的连接需要()。A地址、数据、控制三组总线B只需一组总线,分时传送地址、数据和控制信息C需两组总线,数据和地址合用一组总线,分时传送数据和地址D需两组总线,数据和控制合用一组总线,分时传送数据和控制信息
单选题
为了传递信息,CPU与存储器之间的连接需要()。
A
地址、数据、控制三组总线
B
只需一组总线,分时传送地址、数据和控制信息
C
需两组总线,数据和地址合用一组总线,分时传送数据和地址
D
需两组总线,数据和控制合用一组总线,分时传送数据和控制信息
参考解析
解析:
暂无解析
相关考题:
配置高速缓冲存储器(Cache)是为了解决A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题
配置高速缓冲存储器(Cache)是为了解决什么问题? 配置高速缓冲存储器(Cache)是为了解决()A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存器之间速度不匹配问题D.主机与外存之间速度不匹配问题
配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
高速缓冲存储器(Cache)是为了解决______。A.外存储器与内存储器之间速度不匹配的问题B.主存储器与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.CPU与外存储器之间速度不匹配的问题
在CPU中配置高速缓冲器(Cache)是为了解决______。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
在计算机硬件系统中,配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之间速度不匹配问题
微型计算机配置高速缓冲存储器是为了解决______。A.主机与外设之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.内存储器与辅助存储器之间速度不匹配问题D.CPU与内存储器之间速度不匹配问题
配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储器之间速度不匹配问题C.CPU与内存储器之间速度不匹配问题D.主机与外设之问速度不匹配问题
在CPU中配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
在CPU中配置高速缓冲器(Cache)是为了解决A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
配置调整缓冲存储器(Cache)是为了解决()A、内存与辅存储器之间速度不匹配的问题B、CPU与辅存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题
在CPU中配置高速缓冲存储器(Cache)是为了解决()。A、内存与辅助存储器之间速度不匹配的问题B、CPU与辅助存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题
微型计算机配置高速缓冲存储器是为了解决()A、主机与外设之间速度不匹配问题B、CPU与辅助存储器之间速度不匹配问题C、内存储器与辅助存储器之间速度不匹配问题D、CPU与内存储器之间速度不匹配问题
CPU的二级缓存的作用是()。A、CPU与主存储器之间数据传输的缓冲B、主存储器与外部存储器之间数据传输的缓冲C、CPU与外部存储器之间数据传输的缓冲D、系统总线与外部存储器之间数据传输的缓冲
单选题为了传递信息,CPU与存储器之间的连接需要()。A地址、数据、控制三组总线B只需一组总线,分时传送地址、数据和控制信息C需两组总线,数据和地址合用一组总线,分时传送数据和地址D需两组总线,数据和控制合用一组总线,分时传送数据和控制信息
单选题在CPU中配置高速缓冲存储器(Cache)是为了解决()。A内存与辅助存储器之间速度不匹配的问题BCPU与辅助存储器之间速度不匹配的问题CCPU与内存储器之间速度不匹配的问题D主机与外设之间速度不匹配的问题