单选题用集成计数器设计n进制计数器时,不宜采用()方法。A置最小数B反馈复位C反馈预置D时钟禁止

单选题
用集成计数器设计n进制计数器时,不宜采用()方法。
A

置最小数

B

反馈复位

C

反馈预置

D

时钟禁止


参考解析

解析: 暂无解析

相关考题:

用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。() 此题为判断题(对,错)。

通常将二进制计数器与五进制计数器上串,可得到十进制计数器,若将十进制计数器与六进制计数器相串,可得十六进制计数器。()

A.异步二进制计数器B.同步三进制计数器C.异步四进制计数器D.同步五进制计数器

图所示电路,集成计数器74LS160在M=1和M=0时,其功能分别为(  )。A.M=1时为六进制计数器,M=0时为八进制计数器B.M=1时为八进制计数器,M=0时为六进制计数器C.M=1时为十进制计数器,M=0时为八进制计数器D.M=1时为六进制计数器,M=0时为十进制计数器

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器

图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。 A. 十进制加计数器 B. 四进制加计数器 C. 八进制加计数器 D. 十六进制加计数器

为了提高二进制计数器的工作速度,需采用同步二进制计数器

集成计数器74LS192是()计数器。A、异步十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆

N进制计数器可以实现(N-1)次分频。

计数器的种类繁多,按编码可分为()。A、加法计数器B、二进制计数器C、十进制计数器D、N进制计数器

把一个三进制计数器和一个四进制计数器串联起来可构成()。A、七进制计数器B、12进制计数器C、14进制计数器D、24进制计数器

一片集成二—十进制计数器74L160可构成()进制计数器。A、2至10间的任意B、5C、10D、2

N进制计数器可以实现N分频。

集成二--十进制计数器74LS90是()计数器。A、异步二--五--十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆

集成计数器40192是一个可预置数二-十进制可逆计数器。

集成二--十进制计数器是二进制编码十进制进位的电路。

集成计数器构成N进制计数器有哪几种方法?异步计数器结构与同步计数器有何不同?

用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止

用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止

下面关于N进值计数器说法正确的是()A、N进制计数器是逢N向前进位,计数位归零B、N进制计数器是逢N向前进位,计数位不归零C、实现8进制计数器最少需8位二进制位D、实现8进制计数器最少需3位二进制位E、实现16进制计数器只需1片40192即可

一片集成二一十进制计数器74LS90可构成()进制计数器。A、2至10间的任意B、5C、10D、2

集成二--十进制计数器可以组成任意进制计数器。

判断题利用集成计数器芯片的预置数功能可获得任意进制的计数器。A对B错

多选题用集成计数器设计n进制计数器时,一般采用()。A置最小数法B反馈复位法C反馈预置D时钟禁止

填空题74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。

单选题A 同步256进制计数器B 同步240进制计数器C 同步208进制计数器D 同步200进制计数器

单选题利用中规模集成计数器构成任意进制计数器的方法是()A复位法B预置数法C级联复位法