单选题TMS320C54X DSP具有()个()位的累加器A2,40B1,40C2,32D1,32

单选题
TMS320C54X DSP具有()个()位的累加器
A

2,40

B

1,40

C

2,32

D

1,32


参考解析

解析: 暂无解析

相关考题:

TMS320VC5402型DSP的累加器是()位; A、10B、40C、80D、160

TMS320C54X系列DSP可以通过设置OVLY位实现数据存储空间和程序存储空间共享片内ROM。( ) 此题为判断题(对,错)。

TMS320C54X DSP的汇编语言中有除法指令。( ) 此题为判断题(对,错)。

C54X系列DSP处理器的累加器A,B是32位的。( ) 此题为判断题(对,错)。

TMS320C54X系列DSP的汇编语言中分支转移指令执行需要4个机器周期。( ) 此题为判断题(对,错)。

TMS320C54X系列DSP外部程序存储器的分页扩展受DROM位控制。( ) 此题为判断题(对,错)。

TMS320C54X DSP是浮点型处理器。( ) 此题为判断题(对,错)。

单选题TMS320C54X DSP主机接口HPI是()位并行口。A32B16C8D2

单选题对于TMS320C54x系列DSP芯片,下列说法正确的是()A8位DSPB32位DSPC定点型DSPD浮点型DSP

填空题TMS320LF2407 DSP中,累加器的位数为:()

问答题TMS320C54X  DSP有哪几种串行接口?

单选题TMS320C54X DSP的32个中断源分为14级,其中()级别最高。AINTRBNMICRSDINT0

单选题TMS320C54X DSP中有()个辅助寄存器。A4B8C16D32

问答题简述TMS320C54x系列的DSP指令系统主要特性。

问答题简述TMS320C54x  DSP芯片中央处理单元(CPU)的基本组成.

填空题TMS320C54x中累加器分为三个部分,(),高位字和(),其中高位字是指位,保护位字是指()位。

单选题TMS320C54x中累加器A分为三个部分,低位字,高位字和保护位,其中A的高位字是指()AALBAGCAHDAM

单选题TMS320C54x是()A16位定点DSPB16位浮点DSPC32位定点DSPD32位浮点DSP

单选题TMS320C54X DSP采用改进的哈佛结构,围绕()组()位总线建立。A8,16B16,8C8,8D16,16

单选题TMS320C54X DSP最多可与()个器件进行时分串行通信。A16B8C4D7

填空题TMS320C54x的算术逻辑运算单元ALU的输出为()位,被送往累加器A或B.

判断题TMS320C54X  DSP的40位ALU和累加器,仅支持16位算术运算。A对B错

判断题TMS320C55X DSP的40位ALU和累加器,仅支持16位算术运算。A对B错

判断题TMS320C54x DSP的ALU和累加器,可以完成算术运算和逻辑运算。A对B错

填空题TMS320C54X DSP共有()种基本的数据寻址方式。

问答题TMS320C54X DSP片内可编程定时器有哪些主要特征?

填空题TMS320C54x的累加器分别称为()和(),它们的数据宽度是()位。