TD-SCDMA系统中上行同步的最小步长可为:()chip。A、2B、1C、1/4D、1/8

TD-SCDMA系统中上行同步的最小步长可为:()chip。

  • A、2
  • B、1
  • C、1/4
  • D、1/8

相关考题:

TD-SCDMA系统中上行同步的最小步长可为:()chip。 A.2B.1C.1/4D.1/8

TD-SCDMA系统中,共有()组长度为64chip的基本SYNC_DL码。 A.16B.32C.64D.128

在TD-SCDMA系统中基带处理部分的同步包括『____』同步和『____』同步。

TD系统中功率控制步长可为(). A.ldBB.2dBC.3dBD.4dB

TD-SCDMA系统中上行导频时隙(UpPTS)的结构是() A.GP(32chip)+SYNC(64chip)B.GP(32chip)+SYNC(128chip)C.SYNC(64chip)+GP(32chip)D.SYNC(128chip)+GP(32chip)

TD-SCDMA系统中下行导频时隙(DwPTS)的结构是() A.GP(32chip)+SYNC(64chip)B.GP(32chip)+SYNC(128chip)C.SYNC(64chip)+GP(32chip)D.SYNC(128chip)+GP(32chip)

在TD-SCDMA系统中同步包括()同步和()同步。

TD-SCDMA系统需要严格的定时同步。

TD-SCDMA系统中功率控制步长可为:()。A、1dBB、2dBC、3dBD、4dB

TD-SCDMA系统中的同步技术主要包括基站间的同步。

TD-SCDMA系统中的上行同步技术是指()间的同步。

TD-SCDMA系统中上行导频时隙(UpPTS)的结构是()A、GP(32chip)+SYNC(64chip)B、GP(32chip)+SYNC(128chip)C、SYNC(64chip)+GP(32chip)D、SYNC(128chip)+GP(32chip)

TD-SCDMA对上行同步步进调整的时间精度是()Chip。A、0.125B、0.25C、0.5D、1

TD-SCDMA系统中,共有()组长度为64chip的基本SYNC_DL码。A、16B、32C、64D、128

TD-SCDMA系统中,规定的上行同步调整步长的取值范围是()A、1-8chipsB、1/8-1chipsC、1-4chipsD、1/4-1chips

在TD-SCDMA系统中,TPC的步长不可以是()A、0dBB、1dBC、2dBD、3dB

TD系统上行同步步长的精度为()码片。

TD-SCDMA系统中下行导频时隙(DwPTS)的结构是()A、GP(32chip)+SYNC(64chip)B、GP(32chip)+SYNC(128chip)C、SYNC(64chip)+GP(32chip)D、SYNC(128chip)+GP(32chip)

TD系统中功率控制步长可为().A、ldBB、2dBC、3dBD、4dB

填空题TD系统上行同步步长的精度为()码片。

单选题TD-SCDMA对上行同步步进调整的时间精度是()Chip。A0.125B0.25C0.5D1

多选题TD系统中功率控制步长可为().AldBB2dBC3dBD4dB

填空题在TD-SCDMA系统中同步包括()同步和()同步。

单选题TD-SCDMA系统中,共有()组长度为64chip的基本SYNC_DL码。A16B32C64D128

单选题TD-SCDMA系统中上行同步的最小步长可为:()chip。A2B1C1/4D1/8

填空题在TD-SCDMA系统中基带处理部分的同步包括()同步和()同步。

单选题TD-SCDMA系统中,规定的上行同步调整步长的取值范围是()A1-8chipsB1/8-1chipsC1-4chipsD1/4-1chips