在机器内部操作中,CPU与存储器之间的任何信息交换使用的都是()。A、逻辑地址B、物理地址C、有效地址D、相对地址
在机器内部操作中,CPU与存储器之间的任何信息交换使用的都是()。
- A、逻辑地址
- B、物理地址
- C、有效地址
- D、相对地址
相关考题:
下面叙述正确的是( )。A.为了协调CPU与RAM之间的速度差距,在CPU芯片中又集成了高速缓冲存储器B.PC在使用过程中突然断电,SRAM中存储的信息不会丢失C.PC在使用过程中突然断电,DRAM中存储的信息不会丢失D.外存储器中的信息可以直接被CPU处理
下列4条叙述中,正确的一条是( )。A.为了协调CPU与RAM之间的速度差间距,在CPU芯片中又集成了高速缓冲存储器B.PC机在使用过程中突然断电,SRAM中存储的信息不会丢失C.PC机在使用过程中突然断电,DRAM中存储的信息不会丢失D.外存储器中的信息可以直接被CPU处理
下列有关访问存储器的叙述中,正确的是( ) A、内存储器不可以直接与光盘存储器交换信息B、Cache高速缓冲存储器能直接访问硬盘C、CPU可以直接访问硬盘存储器,但不能访问其他外部存储器D、CPU能直接访问内部存储器,但不能访问外存储器
在CPU中配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题
下列叙述中,正确的一条是A.为了协调CPU与RAM之间的速度差间距,在CPU芯片中又集成了高速缓冲存储器B.PC机在使用过程中突然断电,SRAM中存储的信息不会丢失C.PC机在使用过程中突然断电,DRAM中存储的信息不会丢失D.外存储器中的信息可以直接被CPU处理
在CPU中配置高速缓冲存储器(Cache)是为了解决()。A、内存与辅助存储器之间速度不匹配的问题B、CPU与辅助存储器之间速度不匹配的问题C、CPU与内存储器之间速度不匹配的问题D、主机与外设之间速度不匹配的问题
在一个多主STD总线系统中,使用邮箱通信法,可以实现各个多主CPU模板间的信息传送,所谓“邮箱”是指()A、各CPU芯片内部的RAMB、高速缓冲存储器(CACHE)C、各多主CPU模板上的SDRAMD、系统存储器
下列关于内存储器(也称为主存)的叙述中,正确的是()A、内存储器不能直接与CPU交换数据而外存储器可以直接与CPU交换数据B、内存储器与外存储器相比,存取速度慢、价格便宜C、内存储器与外存储器相比,存取速度快、单位存储容量的价格贵D、RAM和ROM在断电后信息将全部丢失
单选题下列叙述中,()是正确的。A软盘和硬盘可永久保存信息,它们是计算机的主存储器B内存储器可与CPU直接交换信息,与外存储器相比存取速度慢,但价格便宜CRAM和ROM在断电后都不能保存信息D内存储器与CPU直接交换信息,与外存储器相比存取速度快,但价格贵
单选题在机器内部操作中,CPU与存贮器之间信息交换使用的是()。A逻辑地址B物理地址C有效地址D相对地址