RS-232C总线标准是如何定义其逻辑电平的?实际应用中可以将MCS-51单片机串行口和PC机的串行口直接相连吗?为什么?

RS-232C总线标准是如何定义其逻辑电平的?实际应用中可以将MCS-51单片机串行口和PC机的串行口直接相连吗?为什么?


相关考题:

使用三态门电路可以构成数据总线,它的输出电平有逻辑“1”、逻辑“0”和高阻(浮空)三种状态。() 此题为判断题(对,错)。

RS-232C的电气特性规定使用() A、TTL电平B、CMOS电平C、正逻辑电平D、负逻辑电平

在RS-232C接口标准中,对于控制信号的接通状态的电平范围是______,断开状态的电平范围是______。

RS-232C标准中逻辑0的电平为( )。A.0V~15VB.5V~15VC.-3V~15VD.-5V~0V

RS-232C串行通信总线的电气特性要求总线信号采用(33)。A.正逻辑B.负逻辑C.高电平D.低电平

● RS-232C 串行通信总线的电气特性要求总线信号采用 (33) 。(33)A. 正逻辑B. 负逻辑C. 高电平D. 低电平

异步串行通信接口标准RS-232C的逻辑0的信号电平是( )。A.0~5VB.3~15VC.-15~-3VD.-5~OV

异步串行通信接口标准RS-232C的逻辑0的信号电平是( )。A.0~5VB.3~15VC.-15~3VD.-5~0V

80386有4个总线周期定义信号,分别为W/R、D/C、M/IO和LOCK;其中前3个是主要的总线周期定义信号在存储器数据读取周期,各总线周期定义信号为( )。A.W/R=L低电平,D/C=H高电平,M/IO=H高电平B.W/R=L低电平,D/C=H高电平,M/IO=L低电平C.W/R=H高电平,D/C=L低电平,M/IO=H高电平D.W/R=L低电平,D/C=L低电平,M/IO=H高电平

80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在I/O写周期,各总线周期定义信号为( )。A.W/R=H低电子,D/C=H高电平,M/IO=H高电平B.W/R=L低电平,D/C=H高电平,M/IO=L低电子C.W/R=H高电平,D/C=H低电平,M/IO=L高电平D.W/R=H低电平,D/C=L低电平,M/IO=H高电平

RS-232-C标准所定义的逻辑电平变化范围比TTL电平大,其目的是A.得到所规定的逻辑电平比较方便B.为了和TTL电平有所区别C.提高抗干扰能力D.因为I/O设备的电平变化范围大

LIN总线的高电平(隐性)、低电平(显性)一般分别是多少?LIN总线如何保证数据传输的安全性?

EIA RS-232C串行通讯标准是在()针接插件上定义了串行通信的有关信号。

RS-232C的电平与TTL电平相同。

有四台计算机,有一个集线器做连接,则此拓扑结构为()。A、逻辑上是星型,实际为星型B、逻辑上为星型,实际为总线型C、逻辑上为总线型,实际为总线型D、逻辑上为总线型,实际为星型

RS-232C的逻辑高电平与逻辑低电平的范围是多少?怎么与TTL电平的器件相连?规定用什么样的接插件?最少用哪几根信号线进行通信?

在RS-232C串行通信接口中,为什么要实现RS-232C电平与TTL电平之间的转换?

何为总线标准?RS-232C标准对信号的逻辑电平、传输距离及速度有那些规定?用全双共串行传输数据,至少需几根线?各是什么信号线?如何连接?

由RS-232C电平转换成TTL电平可用MC1488。

对于PC总线输出低电平信号而言,负载能力是指当它吸收了规定电流时,仍然保持逻辑低电平。

常用总线RS-232C是属于()总线。A、片总线B、内总线C、外总线D、地址总线

RS-232C标准规定其逻辑“1”电平为()。A、-5V~0VB、0V~+5VC、-3V~-25VD、+3V~+15V

RS-232C标准电气特性规定逻辑“0”电平为()A、0~0.4VB、0~0.8VC、-3~ -15VD、+3~+15V

RS-232C标准逻辑1的电平为(),逻辑0的电平为()。

问答题何为总线标准?RS-232C标准对信号的逻辑电平、传输距离及速度有那些规定?用全双共串行传输数据,至少需几根线?各是什么信号线?如何连接?

判断题RS-232C的电平与TTL电平相同。A对B错

单选题RS-232C标准电气特性规定逻辑“0”电平为()A0~0.4VB0~0.8VC-3~ -15VD+3~+15V