基本RS触发器电路中,触发脉冲消失后,其输出状态是()。A、保持现状态B、出现新状态C、恢复原状态

基本RS触发器电路中,触发脉冲消失后,其输出状态是()。

  • A、保持现状态
  • B、出现新状态
  • C、恢复原状态

相关考题:

基本RS触发器,若现态为1,S=R=0,则触发状态应为1。() 此题为判断题(对,错)。

触发器的次态不仅与输入信号状态有关,而且与()有关。A、触发器原来的状态B、输出信号状态C、触发器目前状态

在图示逻辑电路中,触发器的初始状态是“1”态,当RD端保持高电平,在SD端加一负脉冲时,触发器的新态是( )。A.翻转到“0”态B.保持“1”态C.先翻转到“0”,马上回到“1”态D.无规律翻转不能确定

基本RS触发器电路中,触发脉冲消失后,其输出状态()。A.恢复原状态B.保持现状态C.出现新状态D.都有可能

主从RS触发器不存在输出不定状态。

基本RS触发器在触发脉冲消失后,其输出状态()A、恢复触发前的状态B、1C、不稳定D、0

基本RS触发器的 和 同时为零时,输出状态发生改变。

同步RS触发器存在输出不定状态。

基本RS触发器是由输入信号间接控制触发器的输出状态。

已知主从JK触发器的初始状态为0态,当J=0,K=1时,CP脉冲作用后,Q端状态应为()。A、0状态B、1状态C、保持D、翻转

如果基本RS触发器状态“1”,则当在S端加触发脉冲消失后,其输出状态()。A、恢复触发前的状态B、保持现状态C、不能确定D、不稳定

主从JK触发器电路中,主触发器合从触发器输出状态的翻转是同时进行的。()

脉冲异步时序逻辑电路中的存储元件可以采用()A、时钟控制RS触发器B、D触发器C、基本RS触发器D、JK触发器

同步时序电路和异步时序电路比较,其差异在于后者()A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关

基本RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。A、直接置1、清0B、直接置位、复位C、同步D、异步

基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。A、直接置1、清0B、直接置位、复位C、同步D、异步

基本RS触发器有0或1两种状态。当RD=0、SD=1时,无论触发器初态如何,触发器被置1。

对于上升沿触发的JK触发器,假设其原来所处的状态Q=0。现J=0,K=0,当时钟CP由0变为1时,触发器的状态Q变为()。A、三态B、0和1C、高阻D、保持原状态不变

基本RS触发器与时钟同步的RS触发器的主要区别在于()A、当RS为不同取值组合时,它们触发的结果不同;B、基本RS触发器有不定状态,而时钟同步RS触发器没有不定状态;C、基本RS触发器的触发不需时钟的配合,而时钟同步RS触发器需要时钟的配合。

同步时序电路和异步时序电路比较,其差异在于后者()。     A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只在内部状态有关

双触发器具有两个稳定状态,在输入信号消失后,它能()。A、输出信号也消失B、保持输出状态不变C、输出信号与输入信号无关D、上述说法都不对

基本RS触发器电路中,触发脉冲消失后,其输出状态()。A、恢复原状态B、保持现状态C、出现新状态D、不能确定

基本RS触发器状态有:()A、0B、1C、保持D、不定

基本RS触发器电路中,触发脉冲消失后,其输出状态()。A、恢复原状B、保持状态C、截止状态D、饱和或截止状态

单选题同步时序电路和异步时序电路比较,其差异在于后者()。A没有触发器B没有统一的时钟脉冲控制C没有稳定状态D输出只与内部状态有关

单选题同步RS触发器只有在CP端上出现时钟脉冲时,状态才会改变,触发器保持原状态不变的条件是()AR=0;S=1BR=1;S=0CR=1;S=1DR=0;S=0

判断题基本RS触发器有0或1两种状态。当RD=0、SD=1时,无论触发器初态如何,触发器被置1。A对B错