关于微机中的一些先进技术描述错误的是()A、流水线技术可以加速程序的招待速度B、高速缓部存储器只有CPU中才有C、虚拟存储器技术使得CPU可用的存储空间得以扩大D、RISC是精简指令集计算
关于微机中的一些先进技术描述错误的是()
- A、流水线技术可以加速程序的招待速度
- B、高速缓部存储器只有CPU中才有
- C、虚拟存储器技术使得CPU可用的存储空间得以扩大
- D、RISC是精简指令集计算
相关考题:
关于计算机存储器概念的叙述中,___是错误的。( )A.CPU存取高速缓仲存储器Cache的速度比存取RAM的速度快B.SDRAM是一种可读写的动态随机存储器C.计算机的存储体系由内存、Cache和硬盘组成D.BIOS芯片中的内容不会因关闭电源而丢失
以下关于嵌入式处理器的说法错误的是()。A.哈佛结构是指CPU(运算器与控制器)与存储器的连接只有一套总线B.RISC架构是指精简指令集计算机体系结构C.ARM处理器采用单周期操作D.ARM处理器都采用流水线技术
以下关于CISC(Complex Instruction Set Computer,复杂指令集计算机)和RISC(Reduced Instruction Set Computer,精简指令集计算机)的叙述中,错误的是______。A.在CISC中,其复杂指令都采用硬布线逻辑来执行B.采用CISC技术的CPU,其芯片设计复杂度更高C.在RISC中,更适合采用硬布线逻辑执行指令D.采用RISC技术,指令系统中的指令种类和寻址方式更少
以下关于CISC(ComplexInstructionSetComputer,复杂指令集计算机)和RISC(ReducedInstructionSetComputer,精简指令集计算机)的叙述中,错误的是()。A.在CISC中,其复杂指令都采用硬布线逻辑来执行B.采用CISC技术的CPU,其芯片设计复杂度更高C.在RISC中,更适合采用硬布线逻辑执行指令D.采用RISC技术.指令系统中的指令种类和寻址方式更少
主存储器和CPU之间增加Cache的目的是( )。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器容量C.扩大CPU中通用寄存器的数量D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量
以下关于CISC(Complex Instruction Set Computer,复杂指令集计算机)和RISC(Reduced Instruction Set Computer,精简指令集计算机)的叙述中,错误的是( )。A.在CISC中,复杂指令都采用硬布线逻辑来执行B.一般而言,采用CISC技术的CPU,其芯片设计复杂度更高C.在RISC中,更适合采用硬布线逻辑执行指令D.采用RISC技术,指令系统中的指令种类和寻址方式更少
以下关于CISC复杂指令集计算机和RISC精简指令集计算机的叙述中,错误的是( )。 A.采用RISC技术,指令系统中的指令种类和寻址方式更少B.RISC型CPU不仅精简了指令系统,而且还采用了超标量和超流水线结构C.RISC与CISC在软件和硬件上兼容D.RISC指令格式整齐划一,指令在执行时间和效率上相对一致
以下所列提高CPU系统性能的技术,说法不正确的是()A、采用流水线结构后每条指令的执行时间明显缩短B、增加Cache存储器后CPU与内存交换数据的速度得到提高C、加入虚拟存储技术后扩大了用户可用内存空间D、提高主机时钟频率后加快了指令执行速度
主存储器和CPU之间增加Cache的目的是()。A、解决CPU和主存之间的速度匹配问题B、扩大主存储器容量C、扩大CPU中通用寄存器的数量D、既扩大主存储器容量,又扩大CPU中通用寄存器的数量
下列关于存储器技术说法正确的是()A、不同存储器技术的访问时间差异很大,速度较快的技术每字节的成本要比速度较慢的技术高,而且容量较小B、不同存储器技术的访问时间差异很小,CPU和主存之间的速度差距在增大C、速度较快的存储器技术毎字节的成本要比速度较慢的技术高,而且容量更大,CPU和主存之间的速度差距在减小D、不同存储器技术的访问时间差异很大,CPU和主存之间的速度差距在减小
以下关于嵌入式处理器的说法错误的是()。A、哈佛结构是指CPU(运算器与控制器)与存储器的连接只有一套总线B、RISC架构是指精简指令集计算机体系结构C、ARM处理器采用单周期操作D、ARM处理器都采用流水线技术
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
关于计算机存储器概念的叙述中,()是错误的。A、CPU存取高速缓仲存储器Cache的速度比存取RAM的速度快B、SDRAM是一种可读写的动态随机存储器C、计算机的存储体系由内存、Cache和硬盘组成D、BIOS芯片中的内容不会因关闭电源而丢失
单选题为了缓解CPU与主存储器之间速度不匹配的问题,通常在CPU与内存之间增设()A内存BCacheC虚拟存储器D流水线