某计算机的指令流水线由四个功能段组成,指令流经各功能段的实际(忽略功能段之间的缓存时间)分别是90ns,80ns,70ns,60ns,则该CPU时钟周期至少是()。A.60nsB.70nsC.80nsD.90ns
某计算机的指令流水线由四个功能段组成,指令流经各功能段的实际(忽略功能段之间的缓存时间)分别是90ns,80ns,70ns,60ns,则该CPU时钟周期至少是()。
A.60ns
B.70ns
C.80ns
D.90ns
B.70ns
C.80ns
D.90ns
参考解析
解析:时钟周期应以最长的执行时间为准,否则用时长的流水段功能将不能正确完成。
相关考题:
●在下列不同结构的处理机上执行6×6的矩阵乘法C=A×B,计算所需要的最短时间。只计算乘法指令和加法指令的执行时间,不计算取操作数、数据传送和程序控制等指令的执行时间。加法部件和乘法部件的延迟时间都是3个时钟周期,另外,加法指令和乘法指令还要经过"取指令"和"指令译码"的时钟周期,每个时钟周期为20ns,C的初始值为"0"。各操作部件的输出端有直接数据通路连接到有关操作部件的输入端,在操作部件的输出端设置有足够容量的缓冲寄存器。如果处理机内只有一个通用操作部件,采用顺序方式执行指令,那么所需要的时间为 (5) 。如果单流水线标量处理机,有一条两个功能的静态流水线,流水线每个功能段的延迟时间均为一个时钟周期,加法操作和乘法操作各经过3个功能段,那么所需要的时间为 (6) 。(5) A.105.6msB.52.8msC.39.6msD.72.8ms(6) A.6480nsB.3240nsC.4020nsD.8040ns
现采用四级流水线结构分别完成一条指令的取指、指令译码和取数、运算以及送回运算结果四个基本操作,每步操作时间依次为60ns,100ns,50ns和70ns。该流水线的操作周期应为(4)ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于流水线上执行),则得到第一条指令结果需(5)ns,完成该段程序需(6)ns。(65)A.50B.70C.100D.280
利用并行处理技术可以缩短计算机处理一个问题的时间,开发计算机系统的并行性措施有3类:(5)。流水线处理机属于(6),某机采用4级流水线结构完成一条指令,每一级流水操作实际需要的时间为:取指令60ns,指令译码和取数40ns,运算70ns,送结果50ns。计算机执行一条程序需要100条基本指令,理想情况下流水线计算机需要(7)时间完成这段程序。A.多处理机,多级存储器,中断系统B.资源重复,资源共享,时间重叠C.高速缓存,流水线结构,DMAD.虚拟存储器RISC流水线结构
某计算机执行一条指令的过程分为取指令、分析指令和执行指令3段操作,每一段操作占用的时间分别是△t、2△t、3△t。若采用常规的顺序串行执行方式,连续执行n条指令所需时间是(7);若采用流水线方式,3段操作重叠执行时,连续执行n条指令所需时间是(8)。A.9n△tB.3n△tC.6n△tD.3(n-1)△t
在下列不同结构的处理机上执行6x6的矩阵乘法C:A×B,计算所需要的最短时间。只计算乘法指令和加法指令的执行时间,不计算取操作数、数据传送和程序控制等指令的执行时间。加法部件和乘法部件的延迟时间都是3个时钟周期,另外,加法指令和乘法指令还要经过“取指令”和“指令译码”的时钟周期,每个时钟周期为20ns,C的初始值为“0”。各操作部件的输出端有直接数据通路连接到有关操作部件的输入端,在操作部件的输出端设置有足够容量的缓冲寄存器。如果处理机内只有一个通用操作部件,采用顺序方式执行指令,那么所需要的时间为(5)。如果单流水线标量处理机,有一条两个功能的静态流水线,流水线每个功能段的延迟时间均为一个时钟周期,加法操作和乘法操作各经过3个功能段,那么所需要的时间为(6)。A.105.6msB.52.8msC.39.6msD.72.8ms
● 某指令流水线由 5段组成,第 1、3、5段所需时间为?t,第2、4段所需时间分别为3?t、2?t,如下图所示,那么连续输入n条指令时的吞吐率(单位时间内执行的指令个数)TP 为 (6) 。
现采用四级流水线结构分别完成一条指令的取指、指令译码和取数、运算,以及送回运算结果四个基本操作,每步操作时间依次为60ns,100ns,50ns和70ns。该流水线的操作周期应为(27)ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于流水线上执行),则得到第一条指令结果需(28)ns,完成该段程序需(29)ns。在流水线结构的计算机中,频繁执行(30)指令时会严重影响机器的效率。当有中断请求发生时,采用不精确断点法,则将(31)。A.50B.70C.100D.280
某指令流水线由 5段组成,第 1、3、5段所需时间为?t,第2、4段所需时间分别为3?t、2?t,如下图所示,那么连续输入n条指令时的吞吐率(单位时间内执行的指令个数)TP 为 (5)。A.AB.BC.CD.D
某台计算机的CPU主频为1.8GHz,如果2个时钟周期组成1个机器周期,平均3个机器周期可完成l条指令,则该计算机的指令平均执行速度为(60) MIPS。A.300B.600C.900D.1800
某台计算机的CPU主频为1.8GHz,如果2个时钟周期组成1个机器周期,平均3个机器周期可完成1条指令,则该计算机的指令平均执行速度为( ) MIPS。A.300B.600C.900D.1800
指令流水线右取指(IF) 、译码(ID)、执行 (EX) 、访存(MEM)、写回寄存器堆(WB)五个过程段,共有20条指令连续输入此流水线。 (1)画出流水处理的时空图,假设时钟周期为100ns。 (2)求流水线的实际吞吐率(单位时间里执行完毕的指令数)。
某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是()。A、90nsB、80nsC、70nsD、60ns
基本DLX流水线中,假设分支指令需要4个时钟周期,其它指令需要5个时钟周期,分支指令占总指令数的12%,问CPI=(),若把ALU指令的写回提前到MEM段,ALU指令占总指令数的44%,则PI=()。
下列关于指令的描述,不正确的是()。A、指令周期是指CPU执行某条指令的时间B、一个指令周期常常包含若干个CPU周期C、一个CPU周期包含若干时钟周期D、一条机器指令对应一个微程序,微程序是由若干条微指令序列组成
CPU每进行一次操作,都要有时间开销。下列几种周期按由短到长排列的是()。A、时钟周期、CPU周期、指令周期B、CPU周期、指令周期、时钟周期C、指令周期、CPU周期、时钟周期D、CPU周期、时钟周期、指令周期
单选题一个具有四级流水线的浮点加法器中,假设四个阶段的时间分别是T1=60ns、T2=50ns、T3=90ns、T4=80ns,则加法器流水线的时钟周期至少为X;如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为Y。那么X和Y是( )。AX=70ns,Y=280nsBX=50ns,Y=90nsCX=90ns,Y=280nsDX=50ns,Y=280ns
填空题基本DLX流水线中,假设分支指令需要4个时钟周期,其它指令需要5个时钟周期,分支指令占总指令数的12%,问CPI=(),若把ALU指令的写回提前到MEM段,ALU指令占总指令数的44%,则PI=()。
单选题若某计算机最复杂指令的执行需要完成5个子功能,分别由功能部件A~E实现,各功能部件所需要时间分别为80ps、50ps、50ps、70ps和50ps,采用流水线方式执行指令,流水段寄存器延时为20ps,则CPU时钟周期至少为( )。A60psB70psC80psD100ps
单选题现采用4级流水线结构分别完成一条指令的取指、指令译码和取数、运算以及送回运算结果4个基本操作,每步操作时间依次为60ns、100ns、50ns和 70ns。该流水线的操作周期应为(1)ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于流水线上执行),则得到的第一条指令 结果需(2)ns,完成该段程序需(3)ns。在流水线结构的计算机中,频繁执行(4)指令时会严重影响机器的效率。当有中断请 求发生时,采用不精确断点法,则将(5)。空白(3)处应选择()A1400B2000C2300D2600
单选题CPU每进行一次操作,都要有时间开销。下列几种周期按由短到长排列的是()。A时钟周期、CPU周期、指令周期BCPU周期、指令周期、时钟周期C指令周期、CPU周期、时钟周期DCPU周期、时钟周期、指令周期
单选题某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中没有发生任何流水线阻塞,此时流水线的吞吐率为( )。A0.25×109条指令/秒B0.97×109条指令/秒C1.0×109条指令/秒D1.03×109条指令/秒
单选题下列关于指令的描述,不正确的是()。A指令周期是指CPU执行某条指令的时间B一个指令周期常常包含若干个CPU周期C一个CPU周期包含若干时钟周期D一条机器指令对应一个微程序,微程序是由若干条微指令序列组成
单选题某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是()。A90nsB80nsC70nsD60ns