CPU每次可以响应()个中断源的中断请求。A、1B、2C、3D、4
CPU每次可以响应()个中断源的中断请求。
- A、1
- B、2
- C、3
- D、4
相关考题:
cpu响应中断请求和响应dma请求的本质区别是()。 A.控制简单B.速度慢C.响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线D.CPU响应中断请求和响应DMA请求的本质区别是()。
中断是CPU与外部设备数据交换的重要方式。CPU响应中断时必须具备三个条件,分别为:外部提出中断请求;本中断未屏蔽;(4)。CPU响应中断后,必须由(5)提供地址信息,引导程序进入中断服务子程序:中断服务程序的入口地址存放在(6)中。A.中断源B.中断响应C.允许中断D.中断向量表
外部中断系统的基本结构如下图所示,由底层的中断请求到后续的CPU响应,关于该过程,以下描述中不正确的是 (30)。A.中断请求会记录在中断请求寄存器的对应位B.中断屏蔽寄存器用来配置是否进行对应位的中断屏蔽C.从中断请求信号中即可判别出是哪个外部中断源产生的中断D.判优线路根据每个中断的优先级,选择一个最高优先级的中断源进行响应
8086CPU的INTR脚和INTA脚的功能是()A、可屏蔽中断请求信号,中断响应信号B、不可屏蔽中断请求信号,中断响应信号C、不可屏蔽中断请求信号,地址锁存信号D、可屏蔽中断请求信号,地址锁存信号
下述有关“中断优先级”的描述中不正确的是()。A、中断的请求是随机的,不同外设可能同时请求中断B、当有两个中断源请求中断时,CPU随机响应其中的一个中断请求C、中断优先级是指根据不同中断的轻重缓急,为每一个中断源分配一个优先权D、CPU正在处理一个低优先级中断时,如果接收到一个高优先级中断请求,CPU会暂停当前中断执行,先处理优先级较高的中断请求
问答题在什么条件和什么时间,CPU可以响应I/O的中断请求?