在DMA操作中,DMAC和外设之间有一对联络信号线,DREQ和DACK,DMAC和CPU外设之间有一对联络信号线,HRQ和HLDA,这四个联络信号有效电平出现的次序是()A、DREQ→DACK→HRQ→ HLDAB、DREQ→HRQ→HLDA→ DACKC、HRQ→ HLDA →DREQ→DACKD、HRQ→DREQ→DACK→HLDA

在DMA操作中,DMAC和外设之间有一对联络信号线,DREQ和DACK,DMAC和CPU外设之间有一对联络信号线,HRQ和HLDA,这四个联络信号有效电平出现的次序是()

  • A、DREQ→DACK→HRQ→ HLDA
  • B、DREQ→HRQ→HLDA→ DACK
  • C、HRQ→ HLDA →DREQ→DACK
  • D、HRQ→DREQ→DACK→HLDA

相关考题:

DMA方式进行直接的数据传送发生在A.外设和外设之间B.CPU和主存之间C.主存和外设之间D.CPU和外设之间

DMAC与其他部件的关系如下图所示。其中,DMAC的4条信号线(按①、②、③、④顺序)的名称分别是( )。A.DREQ、DACK、HPQ、HLDAB.DREQ、HRQ、HLDA、DACKC.HRQ、DREQ、DACK、HLDAD.DREQ、HLDA、DACK、HRQ

下面关于8237可编程DMA控制器的叙述中,错误的是A.8237必须初始化,否则不能进行DMA操作B.对8237编程时,IOR和IOW是8237的输入信号:当8237控制总线时,它们是 8237的输出信号C.8237只有一条DMA请求线D.8237用DACK信号作为对DREQ的响应,因此在某通道的DACK信号有效之前,同一通道的DREQ信号必须维持有效

下面的一段叙述中,Ⅰ~Ⅳ空缺处信号的英文名称分别是什么? “8237接收到通道的DMA请求信号 Ⅰ 后,向CPU发出总线请求信号 Ⅱ ,CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号 Ⅲ 有效;当8237获得CPU送来的该信号后,便产生DMA响应信号 Ⅳ 送到相应的外设端口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。”A.DREQ、DACK、HRQ、HLDAB.DREQ、HLDA.DACK、HRQC.HRQ、DREQ、DACK、HLDAD.DREQ、HRQ、HLDA.DACK

当要进行一次DMA传送时,首先由外设向DMAC发DMA请求信号,DMAC收到此申请后向CPU发总线请求信号。若CPU响应此请求则发______给DMAC,DMAC接管后开始工作。

从供选择的答案中选出应填入下列叙述中()内的正确答案:在计算机系统中,当高速外设采用DMA方式进行输入/输出数据传送时,外设和(A 之间直接建立传输数据通路,不需要(B)进行干预,完全由DMA接口硬件控制。DMA控制接口具有下列功能:(1)向CPU发DMA请求。(2)在CPU允许DMA工作时、DMA取得(C)控制权.控制数据传送。(3)确定传送数据的(D)和(E),并在传送过程中不断修改。(4)重复(1)~(3),直至全部数据传送结束、给出DMA操作完成信号。供选择的答案A~E:①外设 ②中央处理器 ③主存 ④中断⑤停止 ⑥长度 ⑦起始地址 ⑧传送方式⑨系统总线 ⑩传送速率

通过DMA方式传送一个数据块的过程中,会涉及下面几个操作:Ⅰ.DMAC向CPU发申请总线的请求信号HRQⅡ.I/O设备向DMAC发DMA请求信号,要求进行数据传送Ⅲ.CPU在完成当前总线周期后暂停操作,向DMAC发响应DMA请求的回答信号 HLDA 并交出总线控制权Ⅳ.DMAC向存储器发存储器地址信号正确的操作步骤是A.Ⅰ、Ⅱ、Ⅲ和ⅣB.Ⅱ、Ⅲ、Ⅳ和ⅠC.Ⅲ、Ⅳ、Ⅰ和ⅡD.Ⅱ、Ⅰ、Ⅲ和Ⅳ

在微机系统中,当高速外设采用DMA方式进行输入/输出数据传送时,外设和(1)之间直接建立传输数据通路,不需要(2)进行干预,完全由DMA接口硬件控制。DMA控制接口具有下列功能:①向CPU发DMA请求。②在CPU允许DMA工作时、DMA取得(3)控制权,控制数据传送。③确定传送数据的(4)和(5),并在传送过程中不断修改。④重复①~⑧,直至全部数据传送结束、给出DMA操作完成信号。A.外设B.CPUC.内存D.中断E.停止

下面一段叙述中,有Ⅰ~Ⅳ共4个空缺: 8237接收到通道请求(Ⅰ)信号后,向CPU发出DMA请求信号(Ⅱ),CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号(Ⅲ)有效:当 8237获得CPU送来的该信号后,便产生(Ⅳ)信号送到相应的外设喘口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。关于填写Ⅰ~Ⅳ的选项中,正确的是( )。A.Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDAB.Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQC.Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDAD.Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK

下面关于DMA控制器8237的叙述中,错误的是A.8237各通道的DMA请求优先级是固定的:通道0优先级最高,通道3最低B.外设需DMA服务时通过DREQ0~DREQ3向8237发请求信号C.8237的总线请求信号HRQ用于请求总线D.8237在接管总线后,其数据线DB7~DB0输出要访问的存储单元的高8位地址(A15~A8)

DMAC与其他部件的关系如下图所示。其中,DMAC 的4条信号线(按①、②、③、④顺序)的名称分别是A.DREQ、DACK、HPQ、HLDAB.DREQ、HRQ、HLDA.DACKC.HRQ、DREQ、DACK、HLDAD.DREQ、HLDA.DACK、HRQ

在DMA方式下,数据从内存传送到外设的路径是()。A.内存→CPU→总线→外设B.内存→DMAC→外设C.内存→数据总线→外设D.外设→内存

在DMA方式下,数据从内存传送到外设经过的路径是()。A.内存→数据总线→外设B.内存一DMAC→外设C.内存→CPU→总线→外设D.外设→内存

若DMAC每传一个字节后,就检验DREQ,若无效,则挂起;若有效则继续传送,这种DMA传送方式是()。A、请求方式B、成组方式C、单字节方式D、同步方式

在直接存储器存取方式中,控制外设和存储器之间数据传输的器件是()A、CPUB、中断控制器C、外设D、DMA控制器

若DMAC每传送一个字节后,就检测DREQ,若无效,则挂起;若有效则继续传送,这是一种DMA方式中的()传送方式。A、请求B、成组C、单字节D、同步

在DMA方式下,数据从内存传送到外设的路径是()A、内存→CPU→总线→外设B、内存→DMAC→外设C、内存→数据总线→外设D、外设→内存

DMA数据传送是指在()之间直接进行的数据传送。A、CPU和内存B、CPU和外设C、外设和外设D、内存和外设

在DMA方式下,外设数据输入到内存的路径是()。A、外设→CPU→DMAC→内存B、外设→DMAC→内存C、外设→存储器D、外设→数据总线→存储器

CPU与外设之间的数据传送方式有程序控制方式、()和DMA方式三种方式。

DMA的意思是(),主要用于高速外设和主存间的数据传送。进行DMA传送的一般过程是:外设先向DMA控制器提出(),DMA控制器通过()信号有效向处理器提出总线请求,处理器回以()信号有效表示响应。此时处理器的三态信号线将输出()状态,即将它们交由()进行控制,完成外设和主存间的直接数据传送。

在DMA方式下,将内存数据传送到外设的路径是()。A、CPU→DMAC→外设B、内存→数据总线→外设C、内存→CPU→总线→外设D、内存→DMAC→数据总线→外设

主机和I/O设备间的数据传送有();()和DMA,IOP三四种方式,其中DMA和IOP传送过程中CPU无需参与,而是由DMAC和IOP控制完成。

在直接存储器存取数据传送方式中,控制外设和存储器之间数据传输的器件是()A、CPUB、中断控制器C、外设D、DMA控制器

单选题若DMAC每传送一个字节后,就检测DREQ,若无效,则挂起;若有效则继续传送,这是一种DMA方式中的()传送方式。A请求B成组C单字节D同步

单选题在DMA操作中,DMAC和外设之间有一对联络信号线,DREQ和DACK,DMAC和CPU外设之间有一对联络信号线,HRQ和HLDA,这四个联络信号有效电平出现的次序是()ADREQ→DACK→HRQ→ HLDABDREQ→HRQ→HLDA→ DACKCHRQ→ HLDA →DREQ→DACKDHRQ→DREQ→DACK→HLDA

填空题DMA的意思是(),主要用于高速外设和主存间的数据传送。进行DMA传送的一般过程是:外设先向DMA控制器提出(),DMA控制器通过()信号有效向处理器提出总线请求,处理器回以()信号有效表示响应。此时处理器的三态信号线将输出()状态,即将它们交由()进行控制,完成外设和主存间的直接数据传送。