1. 当反相器的输入为高电平1时,输出是 a) 高电平或者1 b) 低电平或者1 c) 高电平或者0 d) 低电平或者0
1. 当反相器的输入为高电平1时,输出是 a) 高电平或者1 b) 低电平或者1 c) 高电平或者0 d) 低电平或者0
参考答案和解析
低电平或者0
相关考题:
BHE信号和A0合起来表示当前在总线上出现的从偶地址单元或端口读一个字节的正确序列为:()。A.BHE为低电平,A0为低电平B.BHE为低电平,A0为高电平C.BHE为高电平,A0为低电平D.BHE为高电平,A0为高电平
在监视回答编码脉冲间隔时,在同步间隔存在期间,使用可预置的减计数器监视时钟计数,当同步间隔脉冲结束时,10微秒和1微秒的减计数器的借位(CT)输出分别为()时,说明间隔在公差范围之内。A、0(低电平)和0(低电平)B、0(低电平)和1(高电平)C、1(高电平)和0(低电平)D、1(高电平)和1(高电平)
INTEL 8088 CPU可以访问的存储器空间可达1M,使用的地址信号线为A19~A0,CPU执行一次存储器读操作时,有效控制信号是()。A、RD低电平,WR三态,M/IO低电平B、RD三态,WR低电平,M/IO高电平C、RD低电平,WR高电平,M/IO高电平D、RD高电平,WR低电平,M/IO高电平
供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高
8086执行OUTDX,AL指令时其引脚()。A、M/IO输出高电平、WR输出高电平B、M/iO输出低电平,RD输出低电平C、M/IO输出低电平、WR输出低电平D、M/IO输出高电平、RD输出高电平
单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()ACMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低BCMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高CCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低DCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高
多选题三极管开关电路的可靠工作条件是()。A输入低电平时,三极管工作在截止区,输出为高电平。B输入高电平时,三极管工作在饱和区,输出为低电平。C输入低电平时,三极管工作在截止区,输出为低电平。D输入高电平时,三极管工作在饱和区,输出为高电平。