P0、P1、P2、P3口的电平与CMOS和TTL电平兼容
P0、P1、P2、P3口的电平与CMOS和TTL电平兼容
参考答案和解析
错误
相关考题:
单片机复位时作如下初始化操作( ) A.PC=0000, SP=00,P0=00,P1=00,P2=00,P3=00B.PC=0030, SP=07,P0=00,P1=00,P2=00,P3=00C.PC=0000, SP=07,P0=FF,P1=FF,P2=FF,P3=FF
单片机复位后,SP、PC、I/O口的内容为( ) A.SP = 07H PC = 00H P0 = P1 = P2 = P3 = FFHB.SP = 00H PC = 0000H P0 = P1 = P2 = P3 = 00HC.SP = 07H PC = 0000H P0 = P1 = P2 = P3 = FFHD.SP = 00H PC = 00H P0 = P1 = P2 = P3 = 00H
● 下列关于74HCT 系列逻辑器件输入输出电平的描述中,正确的是 (27) 。(27)A. 输入为TTL电平,输出为TTL电平B. 输入为CMOS 电平,输出为TTL电平C. 输入为TTL电平,输出为CMOS 电平D. 输入为CMOS 电平,输出为CMOS 电平
供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高
在ATCRBS中,实现SLS的基本方法是()。A、利用全向天线所发射的较小的P2脉冲指示主瓣方位B、发射一个与旁瓣相位相反的抑制信号C、使全向天线发射的P2脉冲电平高于P1、P3脉冲的旁瓣电平D、以主天线发射P1、P3脉冲,而以全向天线发射比P1、P3高6db的P2脉冲
关于TTL电路与CMOS电路性能的比较,()说法是正确的。 A、TTL电路输入端接高电平时有电流输入B、CMOS电路输入端接高电平时有电流输入C、CMOS电路输入端允许悬空,相当于输入高电平D、TTL电路输入端允许悬空,相当于输入高电平E、TTL电路输入端允许悬空,相当于输入低电平
单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()ACMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低BCMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高CCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低DCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高